信号触发设定  总线触发设定  触发分页

虚拟逻辑分析仪(基于PC的逻辑分析仪)

产地: 台湾

LAP16064U : 16路 64k存储 (内部100Hz - 100MHz,外部最高100MHz)
LAP16128U : 16路 128k存储 (内部100Hz - 200MHz,外部最高100MHz) 推荐机型
LAP32128UA : 32路 128k存储 (内部100Hz - 200MHz,外部最高100MHz)
LAP48128UA : 48路 128k存储 (内部100Hz - 200MHz,外部最高100MHz)

本页为LAP-16128U性能指标,其它机型指标基本相同。

支援系统: Win98SE/ME/2000Pro/XP/Vista
支援介面: USB2.0(1.1),采USB供电不须另接电源
取样频率: 内部时钟100Hz - 200MHz,外部时钟最高100MHz
量测通道: 16
记忆容量: 4MBits
记忆深度: 每个量测通道 128KBits
相位误差: Max 1.5ns
测量通道输入电压: -30V 至 +30V
触发门限电压: -6V 至 +6V
输入阻抗: 500kΩ/10pf
触发方式: 边缘和准位
预先触发: Yes
延后触发: Yes
触发阶层: 1阶
多次触发: 1到65535次
触发分页: 最多可分8192页
限定子通道: 16
限定子方式: 准位
限定子延迟: 开始、结束边缘和准位
资料压缩功能: 16个通道压缩(可获取更长时间的资料)
总线分析模块: IIC、SPI、UART
安规认证: CE,FCC,WEEE,RoHS
配件: 测试线、测试钩、USB连接线、使用手册、保固卡、安装光碟。

特殊功能介绍

1.具有外部按钮执行逻辑分析仪取样功能
在逻辑分析仪上,有一个START的按钮,当逻辑分析仪软体在开启的状态 ,可利用此按钮来让逻辑分析仪执行取样的动作。此按钮能让您更快速的操作逻辑分析仪取得被测物的资料。

2.压缩技术
逻辑分析仪加入了波形压缩的专利技术,压缩顾名思义可以了解是将被测物的讯号做即时且不损失资料的压缩,压缩的目的是将有限的记忆空间透过压缩的技术得到比实际硬体记忆容量还大的资料,压缩技术的加入可让您获得更多的取样资料,资料的解析度更高且不失宝贵的记忆空间。压缩率达255倍,也就是当记忆容量选择在128K时,最大可撷取的资料量达128K x 255 =32MBits(Per Channel) ,当然压缩率会随着被分析的资料内容而定。

3.Enable (限定子)
加入了波形限定的技术,Enable(限定子)的功能是将输入的被测信号,利用一可设定的通道信号的判断电路,来过滤掉不需要的信号,可达到充分利用记忆体存放有价值的被测信号。
当输入的各个通道的信号组合符合我们所设定限定子Enable 的资料组合时,此段的资料是可以让逻辑分析仪取样并存入记忆体中,待存放结束后再传回电脑中的逻辑分析仪软体作显示,而当输入的各个通道的信号组合不符合我们所设定限定子Enable 的资料组合时此段的资料是不会让逻辑分析仪取样并且不会存入记忆体中,当逻辑分析仪存放结束后再传回电脑中的逻辑分析仪软体作显示,显示的资料中是不会包含此段的资料。

4.Enable Delay(限定子延迟)
加入了波形限定延迟的专利技术,Enable Delay 是将 Enable 的效果予以延长或缩短时间,利用 Enable Delay 的设定值可以将原来Enable 的设定的区域予以变换为 Enable 的反向区域,或是将Enable 的区域缩短或延长,或是反向的区域缩短或延长。

5.Trigger Page(分页技术)
加入了Trigger 分页的专利技术,Trigger Page 简短的说明就是将您的资料分页。 以目前所选择的记忆体长度为一页,触发点的所在页即为第一页,分析完第一页的资料后,只要被测物的资料每一次都是相同的,且触发状态的设定不变,就可以将Trigger Page设为2再重新启动逻辑分析仪,待逻辑分析仪停止撷取资料且完成显示时,波形显示区内的内容即为第二页的资料,第二页的资料就是紧接着第一页后的资料。

6.Trigger Count(触发次数计算)
加入了Trigger Count 的技术,Trigger Count 的功能是将有一个以上符合触发值的被测信号,您可以决定您的触发点是要在第几个符合触发设定的点作触发,第一次碰到触发的设定状态时就触发时,这个 Trigger Count 就要设定为1(预设),第二次碰到触发的设定状态时才触发时,这 Trigger Count 就要设定为2,以此类推 Trigger Count 最大可设至65535次。一个 pod 是逻辑分析仪的连接量测通道的收集端点。

7.真实时间触发
触发判断使用1个Clock就可判断出
Rising Edge:前一个 Clock 是 Low,这一个Clock 是High 。
Falling Edge: 前一个 Clock 是 High ,这一个 Clock 是Low 。
Rising Edge or Falling Edge:前一个 Clock 是 Low ,这一个 Clock 是 High (Rising Edge ),或是前一个Clock 是 High 这一个 Clock 是 Low(Falling Edge) 这二种状态的其中一种都符合这个 Trigger 的设定。
High Level:当其他的量测通道的 Trigger 有设定 Rising Edge、Falling Edg 或是 Rising or Falling Edge时,必须要维持 二个Clock的取样都是 High 才是符合 High Level ,然而其他量测通道的 Trigger 没有设定Rising Edge、Falling Edge 或 Rising or Falling Edge 时只要一个 Clock 取样为 High 时 这个通道的信号就符合 Trigger 的这个通道的设定。
Low Level:当其他的量测通道的 Trigger 有设定 Rising Edge 、 Falling Edg 或是 Rising or Falling Edge时,必须要维持二个Clock的取样都是 High 才是符合 Low Level ,然而其他量测通道的 Trigger 没有设定Rising Edge 、 Falling Edge 或 Rising or Falling Edge 时只要一个 Clock 取样为 Low 时,这个通道的信号就符合Trigger的这个通道的设定。
High Level or Low Level:让Trigger 能够找到瞬间出现的波形信号,这个波形可能是系统上的问题,藉由逻辑分析仪可帮助您抓到问题的所在。逻辑分析仪的一个量测通道是一根输入逻辑分析仪的信号连接线。每 一个量测通道负责连接到被测装置的一个引脚进行量测,每个量测通道被用于从被测物采集信号的通道。


咨询电话: 132- 4173- 5460 , 邮箱: 52634729@QQ.com